[情報] TSMC 0.18UM製程DRC驗證錯誤資訊通知

看板NBME_Lab作者 (limit)時間16年前 (2010/01/15 13:32), 編輯推噓1(101)
留言2則, 2人參與, 最新討論串1/1
敬啟者: 因T18-99A梯次申請者中,有許多申請者未使用最新版本的DRC Rule File與Calibre EDA Tool進行DRC驗證,並將部份DRC Error自行合理化,在此附加相關說明如下: 1. TSMC強列建議電阻需符合RES.X錯誤(含RES.2_PO~RES.6_PO、RES.2_OD~ RES.6_OD、 RES.9、RES.10、RES.11等),請設計者於T18-99B梯次開始之設計案須符合該DRC Rule (I/O PAD內之佈局除外,可參照網頁 http://www2.cic.org.tw/~shuttle/drc/t18/index.html) ,並請使用最新版本的DRC Rule File ( CLM18_LM16_6M.28a_m.drc 版本為2.8A)進行 驗證,T18-99B梯次開始將不允許該錯誤發生。 2. 使用DRC Rule File (CLM18_LM16_6M.28a_m.drc)時,需注意Calibre EDA Tool需達v2008.4_28.20以後版本,如版本需更新,請重新於CIC網站下載Calibre軟體。 3. 使用RF元件rphripoly_rf電阻的設計案,建議於P-Cell外,額外於電阻部份加 上RLPPDUMMY圖層(Layer 134:0),以避免出現違反HRI Poly Resistor Rule為 RES.HRI.7的錯誤,並使用最新版本的DRC Rule File ( CLM18_LM16_6M.28a_m.drc 版本為2.8A)進行驗證。 4. 如遇到不明之DRC Error請與工程師討論,請勿自行合理化,以免列入不受理名 單。 如有任何疑問請與林貝儒先生聯絡: Tel:(03)5773693轉190 E-Mail: pjlin@cic.org.tw -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.114.123.164

01/15 14:23, , 1F
註明一下,這訊息11月底已經發布了,不過還是推一下
01/15 14:23, 1F

01/15 16:07, , 2F
沒錯跟博平之前PO的一樣 這次不要再有人因為這樣GG了...
01/15 16:07, 2F
文章代碼(AID): #1BJ_tiWD (NBME_Lab)