Re: [八卦] cic enews本期介紹
※ 引述《cocota (一支草)》之銘言:
: ESL系統之整合技術與協同模擬
: 摘要
: 在本文中,我們將介紹系統平台設計中硬體加速器(Accelerator)
: 的設計原則及整合流程,藉由系統匯流排的介紹、電路設計原則及系統
: 整合後的電路控制、資料傳遞方法的說明,建立設計者硬體加速器設計
: 的基礎概念。除此之外,在文章中我們亦介紹如何在ESL (Electronic
: System Level) 設計層級中引入硬體加速器並進行系統整合模擬,透過
: step-by-step 的方式讓設計者了解如何利用CoWare ConvergenSC 軟體
: 中的Mixed Level (SystemC/HDL) 驗證技術來進行系統整合模擬。
一、簡介
隨著電路設計複雜度越來越高,設計層次的提升,電路的設計往往皆由系統層面開始,如
何在有限的時間快速的開發新的設計、產品應用,變成相當重要的一個議題。對於一個系
統平台而言,為了加速系統的整體執行效率,我們常常會在系統平台中加入特殊的硬體加
速器來幫助微處理器處理特定應用,例如多媒體應用中的DCT/IDCT、DWT 運算器或是浮點
算術運算器等。對於一般設計者而言,如何設計一個快速、低面積及低電力損耗的硬體電
路是大家都具備的能力,但是於系統平台設計中,如何將所設計的電路引入系統平台,引
入系統平台後軟體開發如何調整等問題就未必知悉。因此,在本文中我們將介紹系統平台
設計中硬體加速器(Accelerator) 的設計原則及整合流程,藉由系統匯流排的介紹、電路
設計原則及系統整合後的電路控制、資料傳遞方法的說明,建立設計者硬體加速器設計的
基礎概念,在文章中我們亦透過step-by-step 方式讓設計者了解如何利用CoWare ConvergenSE 軟體進行系統整
合模擬驗證。本文章將為大家介紹的內容章節如下:( 二) 硬體加速器設計整合流程、(
三)ESL系統整合模擬、( 四) 結論。
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 140.136.146.116
推
04/18 13:17, , 1F
04/18 13:17, 1F
推
04/18 13:34, , 2F
04/18 13:34, 2F
噓
04/18 18:20, , 3F
04/18 18:20, 3F