討論串[問題] cpu可以用FPGA實現嗎?
共 4 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓0(0推 0噓 7→)留言7則,0人參與, 最新作者clock0220 (= =")時間15年前 (2010/04/15 18:37), 編輯資訊
0
0
1
內容預覽:
感謝各位的解答 現在稍微進入狀況了. 只是目前還有一個問題 版子上有一個 configuration controller ( EPM7128AE. 的CPLD ) 這個到底要幹嘛用?. 看說明書上寫用來configure stratix ii 由flash memory裡的資料. 可是FPGA 直
(還有124個字)

推噓2(2推 0噓 2→)留言4則,0人參與, 最新作者acelp (未來,一直來一直來)時間15年前 (2010/04/14 01:06), 編輯資訊
0
0
0
內容預覽:
cpu的rtl code都寫好了 為什麼不能用fpga去驗證?. 頂多只是timing差了點 clock rate上不去罷了 但是基本功能應該都要ok. 可能只多須考慮fetch code的source是FPGA上的flash?. flash你要選哪顆? serial or parallel?. 那
(還有43個字)

推噓1(1推 0噓 2→)留言3則,0人參與, 最新作者eagle36時間15年前 (2010/04/14 00:57), 編輯資訊
0
0
0
內容預覽:
跑波形模擬即可。. 是。我猜是altera的版子對吧?. 完全不一樣的東西,nios簡單講就是altera用FPGA做一顆單晶片;quartus則是altera. 開發FPGA的IDE。. 兩者應該是類似的功用,這點我沒辦法解釋詳細。. 看spec。. 方便驗證、方便修改、方便進入市場等等等. 有問

推噓5(5推 0噓 21→)留言26則,0人參與, 7年前最新作者clock0220 (= =")時間15年前 (2010/04/12 19:27), 編輯資訊
0
0
0
內容預覽:
寫出cpu code 燒到FPGA 有辦法驗證嗎?. stratix ii算是FPGA嗎?. nios 跟 quartus 有何不同?. 為何一塊板子上會有stratix ii和max ii 一個fpga和cpld?. 要如何知道版子上 一些燈或按鍵 對應到晶片哪個pin?. 何要在FPGA上開發嵌
首頁
上一頁
1
下一頁
尾頁