討論串[問題] 類比電路 問題
共 8 篇文章
首頁
上一頁
1
2
下一頁
尾頁

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者windyddd (ddd)時間17年前 (2009/01/12 12:22), 編輯資訊
0
0
1
內容預覽:
這個電路在Baker的書裡面有幾乎一模一樣的example. (Figure.24.48). 簡單的說輸入用兩個NMOS/PMOS Diff pair是要增加ICMR. 輸出是用Wide Swing Current Mirror,你這個電路是OTA. 因為沒有Output Buffer,通常OPA是

推噓1(1推 0噓 4→)留言5則,0人參與, 最新作者northstars (show)時間17年前 (2009/01/11 23:13), 編輯資訊
0
0
0
內容預覽:
想請問各位高手們. M19那顆 MOS 的gate端如果一開始是在VDD 電壓並沒有被拉下來. 會不會有start-up的問題??. 我的想法是 M19的gate電壓要拉低使M19 trun on 並須靠M25和M26的導通. 但一開始 如果M19的gate端在高電壓 M18和M16的gate端也在

推噓4(4推 0噓 8→)留言12則,0人參與, 7年前最新作者circularssk (想一輩子被妳跟)時間17年前 (2009/01/11 17:01), 編輯資訊
0
0
0
內容預覽:
感謝各位大大用力鞭策!. 首先這的確不是CMFB 因為是單端輸出!. 不過想分享一下覺得M13 14聰明之處,. 在於M13 14 除了單純提高輸出阻抗上之外. M13 14 drain端 理想上DC電位應該相同,. 但OTA當輸入 vinn vinp DC位準再漂,. 因為ROUT很大,所以VOU
(還有186個字)

推噓2(2推 0噓 0→)留言2則,0人參與, 最新作者baoerking (basketball)時間17年前 (2009/01/11 14:56), 編輯資訊
0
0
0
內容預覽:
借題問一下,. 在設計opa或ota時,會先將bias分開設計嗎?. 還是一起設計呢?之前都是分開設計,再依. 設什的電壓去設計bias電路,看了thola講完後. ,感覺如果一起設計好像會快很多。. 所以在此問問大大的想法,謝謝。. --. 發信站: 批踢踢實業坊(ptt.cc). ◆ Fro

推噓5(5推 0噓 11→)留言16則,0人參與, 7年前最新作者circularssk (想一輩子被妳跟)時間17年前 (2009/01/10 13:24), 編輯資訊
0
0
0
內容預覽:
原文恕刪!. thola大講的十分透徹!. 小弟再補充一點皮毛東西,. 其實OTA和OPA只是輸出一個取電流一個取電壓差異!. 要此電路要當OTA使用也是可以,. 若當OTA使用,在輸出掛一個電阻遠大於OTA rout=gm*ro*ro,. 所以輸出電阻至少MOhm等級以上,可能比較恰當!. 或是串
(還有71個字)
首頁
上一頁
1
2
下一頁
尾頁