討論串[問題] 以LA當FPGA版的輸入
共 4 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓2(2推 0噓 0→)留言2則,0人參與, 最新作者horsehead ( N￾NN￾N)時間17年前 (2008/08/23 22:44), 編輯資訊
0
0
0
內容預覽:
你這根信號頻率多快. 有時候頻率太快 導致rise time 很短 加上版子上的負載電容效應. 電壓上昇還沒到達準位時就掉下來了. 所以振幅很小. --. 發信站: 批踢踢實業坊(ptt.cc). ◆ From: 61.228.75.26.

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者Aames (Psychasthenia)時間17年前 (2008/08/23 21:32), 編輯資訊
0
0
0
內容預覽:
不是用 PG 打?. 1.8 是指你覺得一般 clk 像是 CLK_50 的平均電壓嗎?. 我之前試驗過. 給很簡單的 CLK_27. 但是跑出來才 1.2-1.3V. 因為其實不會很高. 想要抓到 3V 以上就要穩定給那根 pin 為 High. 不然試試看另外接 op 放大?. --. 發信

推噓1(1推 0噓 1→)留言2則,0人參與, 最新作者proach (p.roach)時間17年前 (2008/08/23 19:46), 編輯資訊
0
0
0
內容預覽:
是 FPGA to LA, or LA to FPGA?. 用示波器量的話,CLK電壓是多少呢?. --. 發信站: 批踢踢實業坊(ptt.cc). ◆ From: 118.160.65.225.

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者ttokin (這是什麼)時間17年前 (2008/08/23 14:39), 編輯資訊
0
0
0
內容預覽:
現在我的作法是希望用LA把data給打入FPGA板. 再用LA做收值的動作 用是的是AlTERA DE2的版子. 但目前遇到的問題是. 板子上I/O 的pin腳 "clk out" 應該是要餵給LA. 讓LA在接到"clk out" 訊號時做收值的動作. 但我無論在使用1.8或3.3V 做位準時.
(還有20個字)
首頁
上一頁
1
下一頁
尾頁