討論串[問題] FPGA做數位filter
共 4 篇文章
首頁
上一頁
1
下一頁
尾頁

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者acelp (未來,一直來一直來)時間18年前 (2007/05/01 13:53), 編輯資訊
0
0
0
內容預覽:
在matlab上 應該有lib可以讓你選小數點第幾位捨去吧?. 如果沒有就自己做乘法後取整數位後再除回去. 這樣你就可以設定你A/D的bit width. 接著你的filter coefficient也可以設定bit width. 乘法也可以...依此類推 只是這樣轉成hdl好不好用 我就持保留意見

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者aaytc (aaytc)時間18年前 (2007/05/01 12:56), 編輯資訊
0
0
0
內容預覽:
您說得沒錯. 我的ADC也才12 bit而已 如果使用32 bit width. 還要多做一項資料轉換的步驟. 小弟不才 想請問"先把實數轉換成定點的運算 還可以評估filter的效能". 實務上應該要怎麼做?也是使用matlab嗎?. 因為我前文所指的實數 也是matlab轉hdl才產生的. 如果

推噓0(0推 0噓 0→)留言0則,0人參與, 最新作者acelp (未來,一直來一直來)時間18年前 (2007/04/30 22:18), 編輯資訊
0
0
0
內容預覽:
你可以先把實數轉換成定點的運算 還可以評估filter的效能. 這樣再用matlab直接轉hdl時會簡單許多. 不過缺點是matlab轉hdl一向效能都不太好. --. 實數只是理論值 在現實應用沒有實數的價值. 當你都要implement了 還用32 bit width?. --. 發信站:

推噓4(4推 0噓 2→)留言6則,0人參與, 最新作者aaytc (aaytc)時間18年前 (2007/04/30 15:55), 編輯資訊
0
0
0
內容預覽:
我最近想要用Altera 的FPGA做數位濾波器. 先將類比訊號輸入ADC 再將ADC輸出送進FPGA. 以上這些都已經沒問題了. 原本我想使用MATLAB產生的濾波器code直接跟我原本的verilog code結合在一起. 但是QuartusII不支援實數運算(MATLAB所產生的code演算法
首頁
上一頁
1
下一頁
尾頁