[請益] LDO米勒補償分析方法

看板Electronics作者 (奇德)時間1年前 (2022/05/21 11:36), 編輯推噓3(3029)
留言32則, 3人參與, 1年前最新討論串1/1
最近在研究LDO設計 主架構會有一個OP(gain=A1)+ Buffer(gain=1)+ PMOS(gain=-A2)+ FB 分壓電阻( 分壓比例=B) 目前模擬出來Dominant pole在Vout(pmos drain) second dominant pole在op output 由於兩個pole的位置相近 因此在兩個pole之間加了米勒補償電容 在分析的時候遇到一下問題: 1. 加了米勒補償電容,由於op output到vout的增益是(-A2),op output的等效電容變 大,dominant pole會變成是op output,second dominant pole跑到vout? 2. 在研究小訊號分析時,當我將buffer outout迴路斷開給個ac訊號到pmos gate,訊號 將從pmos gate到vout到fb分壓電阻到op outout,因此vout到op output的增益=B x A1, 米勒電容兩端看不到負增益,這樣分析不就沒有米勒補償效果了?(知道是錯的,但是想 不出哪裡有問題) 請各位大大幫忙解惑一下,謝謝。 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 61.230.34.71 (臺灣) ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1653104198.A.36B.html

05/21 14:00, 1年前 , 1F
1. Yes, 2. 你要看米勒電容跨接的gain
05/21 14:00, 1F

05/21 14:01, 1年前 , 2F
你在做的東西可以參考buffer impedance attunation的論文
05/21 14:01, 2F

05/21 14:02, 1年前 , 3F
attenuation
05/21 14:02, 3F

05/21 16:40, 1年前 , 4F
為什麼不斷回授點?
05/21 16:40, 4F

05/21 18:28, 1年前 , 5F
我認為斷回授點和斷buffer output點的分析結果是一樣
05/21 18:28, 5F

05/21 18:28, 1年前 , 6F
的 但是不知道哪裡搞錯變成不一樣
05/21 18:28, 6F

05/21 18:31, 1年前 , 7F
不理解的是 電容兩端點 從vout出發到op output看到的g
05/21 18:31, 7F

05/21 18:31, 1年前 , 8F
ain是正的 從op output出發到vout看到的gain是負的 一
05/21 18:31, 8F

05/21 18:31, 1年前 , 9F
正一負 為什麼會只關注負的那個gain 正的那個gain不會
05/21 18:31, 9F

05/21 18:31, 1年前 , 10F
影響嗎
05/21 18:31, 10F

05/22 12:07, 1年前 , 11F
你中間有miller怎麼會一樣
05/22 12:07, 11F

05/22 15:13, 1年前 , 12F
斷buffer output = 你把miller cap. 斷掉惹 哪裡一樣?
05/22 15:13, 12F

05/22 15:14, 1年前 , 13F
除非你miller 不是放在opamp 到 output端
05/22 15:14, 13F

05/22 15:15, 1年前 , 14F
當然你也可以同時斷全部的loop(包括miller)畫SFG解梅森
05/22 15:15, 14F

05/22 18:30, 1年前 , 15F
所以在分析close loop AB的phase margin時,會斷開AB
05/22 18:30, 15F

05/22 18:30, 1年前 , 16F
其中一個node給ac訊號,看phase,這個斷點不能隨便亂
05/22 18:30, 16F

05/22 18:30, 1年前 , 17F
切,一定要在米勒電容以外的地方斷開,是嗎?
05/22 18:30, 17F

05/22 19:06, 1年前 , 18F
應該說你在米勒經過的點斷很難處理,不要自找麻煩
05/22 19:06, 18F

05/22 19:07, 1年前 , 19F
你的主極點仰賴米勒的C,你硬藥斷開要有辦法正確重建出
05/22 19:07, 19F

05/22 19:07, 1年前 , 20F
等效的C出來
05/22 19:07, 20F

05/22 19:46, 1年前 , 21F
假設使用nmos ldo,op增益=-a1,nmos增益=+a2,米勒電
05/22 19:46, 21F

05/22 19:46, 1年前 , 22F
容跨在vout到op output(pole1&2在op&vout),這個條
05/22 19:46, 22F

05/22 19:46, 1年前 , 23F
件下是不是斷回授點就看不到米勒電容了?
05/22 19:46, 23F

05/22 20:41, 1年前 , 24F
相位不對
05/22 20:41, 24F

05/22 23:02, 1年前 , 25F
所以在分析任何loop gain ab的phase margin時,有用
05/22 23:02, 25F

05/22 23:02, 1年前 , 26F
到米勒補償,斷點不能隨便斷就是了,不然會看到錯的
05/22 23:02, 26F

05/22 23:02, 1年前 , 27F
結果?
05/22 23:02, 27F

05/24 11:39, 1年前 , 28F
不是會看到錯的結果, 是會解讀錯誤
05/24 11:39, 28F

05/24 11:39, 1年前 , 29F
斷miller會發現, loop gain 是bandpass的
05/24 11:39, 29F

05/24 11:40, 1年前 , 30F
低頻的UGF = 你學到的米勒, 高頻UGF = 極點分離的p2
05/24 11:40, 30F

05/24 11:40, 1年前 , 31F
沒人規定你怎摸斷, 只要你會解讀就好, 只是課本不是醬教
05/24 11:40, 31F

05/24 11:41, 1年前 , 32F
詳細請參考middlebrook feedback thm還有SFG解feedback
05/24 11:41, 32F
文章代碼(AID): #1YY5v6Dh (Electronics)