[請益] LDO米勒補償分析方法
最近在研究LDO設計
主架構會有一個OP(gain=A1)+ Buffer(gain=1)+ PMOS(gain=-A2)+ FB 分壓電阻(
分壓比例=B)
目前模擬出來Dominant pole在Vout(pmos drain)
second dominant pole在op output
由於兩個pole的位置相近
因此在兩個pole之間加了米勒補償電容
在分析的時候遇到一下問題:
1. 加了米勒補償電容,由於op output到vout的增益是(-A2),op output的等效電容變
大,dominant pole會變成是op output,second dominant pole跑到vout?
2. 在研究小訊號分析時,當我將buffer outout迴路斷開給個ac訊號到pmos gate,訊號
將從pmos gate到vout到fb分壓電阻到op outout,因此vout到op output的增益=B x A1,
米勒電容兩端看不到負增益,這樣分析不就沒有米勒補償效果了?(知道是錯的,但是想
不出哪裡有問題)
請各位大大幫忙解惑一下,謝謝。
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 61.230.34.71 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1653104198.A.36B.html
推
05/21 14:00,
1年前
, 1F
05/21 14:00, 1F
→
05/21 14:01,
1年前
, 2F
05/21 14:01, 2F
→
05/21 14:02,
1年前
, 3F
05/21 14:02, 3F
→
05/21 16:40,
1年前
, 4F
05/21 16:40, 4F
→
05/21 18:28,
1年前
, 5F
05/21 18:28, 5F
→
05/21 18:28,
1年前
, 6F
05/21 18:28, 6F
→
05/21 18:31,
1年前
, 7F
05/21 18:31, 7F
→
05/21 18:31,
1年前
, 8F
05/21 18:31, 8F
→
05/21 18:31,
1年前
, 9F
05/21 18:31, 9F
→
05/21 18:31,
1年前
, 10F
05/21 18:31, 10F
→
05/22 12:07,
1年前
, 11F
05/22 12:07, 11F
推
05/22 15:13,
1年前
, 12F
05/22 15:13, 12F
→
05/22 15:14,
1年前
, 13F
05/22 15:14, 13F
→
05/22 15:15,
1年前
, 14F
05/22 15:15, 14F
→
05/22 18:30,
1年前
, 15F
05/22 18:30, 15F
→
05/22 18:30,
1年前
, 16F
05/22 18:30, 16F
→
05/22 18:30,
1年前
, 17F
05/22 18:30, 17F
→
05/22 19:06,
1年前
, 18F
05/22 19:06, 18F
→
05/22 19:07,
1年前
, 19F
05/22 19:07, 19F
→
05/22 19:07,
1年前
, 20F
05/22 19:07, 20F
→
05/22 19:46,
1年前
, 21F
05/22 19:46, 21F
→
05/22 19:46,
1年前
, 22F
05/22 19:46, 22F
→
05/22 19:46,
1年前
, 23F
05/22 19:46, 23F
→
05/22 20:41,
1年前
, 24F
05/22 20:41, 24F
→
05/22 23:02,
1年前
, 25F
05/22 23:02, 25F
→
05/22 23:02,
1年前
, 26F
05/22 23:02, 26F
→
05/22 23:02,
1年前
, 27F
05/22 23:02, 27F
推
05/24 11:39,
1年前
, 28F
05/24 11:39, 28F
→
05/24 11:39,
1年前
, 29F
05/24 11:39, 29F
→
05/24 11:40,
1年前
, 30F
05/24 11:40, 30F
→
05/24 11:40,
1年前
, 31F
05/24 11:40, 31F
→
05/24 11:41,
1年前
, 32F
05/24 11:41, 32F