MES SAR ADC轉換問題

看板Electronics作者 (chesterhaha)時間2年前 (2021/12/17 14:44), 2年前編輯推噓1(101)
留言2則, 2人參與, 2年前最新討論串1/1
各位前輩好,最近研究“An Oversampling SAR ADC With DAC Mismatch Error Shaping Achieving 105 dB SFDR and 101 dB SNDR Over 1 kHz BW in 55 nm CMOS” JSSC, 2016 這篇,對於裡面+LSB[n-1] 這部分的細節有一些疑惑,如圖 https://i.imgur.com/h4A6ux0.jpg
1. 在 Input 加上 LSB[n-1] 的值之後,CDAC 比較的值就變成 LSB[n-1] + LSB[n],如 此一來產生的E[n]變成是 CDAC 切換 LSB[n-1] + LSB[n] 的量化誤差,與加上 LSB[n-1] 時引入的 E[n-1] 應該是完全不一樣的,並沒有因為LSB低頻變化量小而相近,為何這樣 能達到消去E[n]的效果呢? 2. 這裡Input + LSB[n-1],指的是前一個cycle裡,LSB比較出來的結果 (還保留LSB[n-2 ]),還是已經減掉LSB[n-2]後,output code 的 LSB 呢? 模擬的時候是使用前者,發現會在幾個cycle之後input因為累加多個LSB值之後就爆掉了 ,output就只會輸出1,請問這部分的問題是在哪呢? 謝謝!! -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 42.72.156.248 (臺灣) ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1639723447.A.F73.html ※ 編輯: chesterhaha (42.72.156.248 臺灣), 12/17/2021 14:44:45 ※ 編輯: chesterhaha (42.72.156.248 臺灣), 12/17/2021 18:43:09

12/18 19:43, 2年前 , 1F
推305類比之鬼
12/18 19:43, 1F

12/20 16:45, 2年前 , 2F
2012 Flynn ns sar jscc 參考看看
12/20 16:45, 2F
文章代碼(AID): #1Xl36tzp (Electronics)