[請益]IC layout 的 PEX問題
小弟做了一個D35的電路
在跑LVS時是過的(是笑臉)
可是在跑PEX產生的lvs.rep
卻顯示是錯誤(叉叉)
兩個驗證所用的netlist明明是一樣
而且Post-Sim出來的結果也是可以的
所以覺得有點困惑
請問有大大也遇過這問題嗎?
(手機排版請見諒)
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 42.73.102.80
※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1551770510.A.4A7.html
推
03/05 15:40,
5年前
, 1F
03/05 15:40, 1F
→
03/05 15:48,
5年前
, 2F
03/05 15:48, 2F
→
03/05 15:48,
5年前
, 3F
03/05 15:48, 3F
→
03/05 15:49,
5年前
, 4F
03/05 15:49, 4F
→
03/05 15:49,
5年前
, 5F
03/05 15:49, 5F
→
03/05 16:20,
5年前
, 6F
03/05 16:20, 6F
→
03/05 18:19,
5年前
, 7F
03/05 18:19, 7F
→
03/05 18:20,
5年前
, 8F
03/05 18:20, 8F