[問題] MOS Bulk超過耐壓

看板Electronics作者 (拉基)時間8年前 (2017/09/13 23:48), 8年前編輯推噓3(305)
留言8則, 4人參與, 最新討論串1/1
各位先進好 小弟在設計Boost Converter的時候發現一個問題 我是用TSMC0.35um Vin=3.6V Vout=5V (全部MOS都使用5V元件 而Power PMOS的Bulk有接Max Voltage Selector來做電位的選擇 模擬圖: https://i.imgur.com/3Z0J3h5.jpg
圖中發現最高電壓有超過5V 而最高的電壓值跟電感後的那點是差不多的 問學長說那個不會影響到電路運作 但是仔細想一想既然元件耐壓只有5V 一旦超過5V是不是在Tapeout後運作後 PMOS直接被擊穿? 而造成Faild? 所以小弟有點疑問 是不是我在設計上哪裡有問題造成的 還是認知有錯誤 拜託各位先進解答了 謝謝! -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 1.169.77.219 ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1505317734.A.5BD.html ※ 編輯: zxc44560 (1.169.77.219), 09/13/2017 23:51:13

09/14 12:19, , 1F
直接模擬時去看Vds/Vgd/Vgs電壓波型,看看有沒有超過
09/14 12:19, 1F

09/14 12:20, , 2F
另外,N-Well和Psub之間的PN接面也有個最大逆向電壓規格
09/14 12:20, 2F

09/14 12:23, , 3F
開關切換會有Spike,就算沒spike,元件的規格也不應該
09/14 12:23, 3F

09/14 12:23, , 4F
選那麼緊。
09/14 12:23, 4F

09/14 17:25, , 5F
謝謝樓上兩位 是我認知上的錯誤 另外那三點都沒超過5V
09/14 17:25, 5F

09/20 11:33, , 6F
所以應該是看junction跨壓吧?
09/20 11:33, 6F

09/26 12:56, , 7F
我是看Vbs/Vgs/Vds沒超過5V而已 Junction的逆向電壓我
09/26 12:56, 7F

09/26 12:57, , 8F
找不到@@
09/26 12:57, 8F
文章代碼(AID): #1PkLDcMz (Electronics)