[問題] 請教關於LDO的一個基本概念?

看板Electronics作者 (幻夢藍)時間9年前 (2017/01/29 22:59), 編輯推噓4(401)
留言5則, 3人參與, 最新討論串1/1
所用的LDO為常見的架構,pass transitor 使用的是PMOS,目前在輕載的狀態下因為電流很小, hspice跑出來會顯示出pass transitor 操作區是cut off,但是AC增益還是夠高, 我知道hspice會把Vgs < Vth一律顯示為cut off,但它其實應該是在sub-threshold region, 想請問的是 (1) pass transitor是否在輕載與重載下都要操作在飽和區? (2) 若不需要的話,是不是即使Vgs < Vth了,但只要AC gain, phase margin或暫態響應等等都正常就ok? (3) 承上,因為元件已經不是在飽和區了,我記得元件model應該是飽和區的特性會最下功夫,那此時模擬出來的結果準確度是可以相信的嗎? 一些基礎概念想請教大家,謝謝! -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 115.82.224.177 ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1485701979.A.931.html

01/30 00:10, , 1F
不用飽和區 你的(2)是對的
01/30 00:10, 1F

01/30 00:13, , 2F
沒聽過線性區比較不準的說法
01/30 00:13, 2F

01/30 02:02, , 3F
原PO應該是指Sub-Threshold model不准
01/30 02:02, 3F

01/30 10:06, , 4F
現在Sub-threshold model應該都很準了
01/30 10:06, 4F

01/30 10:06, , 5F
除非你是用一些小FAB或自己的製程
01/30 10:06, 5F
文章代碼(AID): #1OZWDRan (Electronics)