[問題] 請問fpga輸入訊號問題

看板Electronics作者 (d)時間9年前 (2014/11/01 01:03), 編輯推噓2(202)
留言4則, 4人參與, 最新討論串1/1
抱歉 我又來問蠢問題了 請問如果輸入訊號是方波(可能會有點抖動) 這樣輸入fpga裡面需要類比轉數位嗎? 還是直接看成數位訊號就好? 還有,如果"clock"和"輸入訊號"取樣頻率要達到1M~10M 用下面網頁入門級的開發版夠用嗎? 還是要用進階版的? http://www.terasic.com.tw/cgi-bin/page/archive.pl?Language=Taiwan&No=646 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 114.41.245.248 ※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1414774997.A.CAB.html

11/01 11:49, , 1F
input加debounce?
11/01 11:49, 1F

11/01 14:39, , 2F
怎麼覺得需要同步?
11/01 14:39, 2F

11/01 15:55, , 3F
覺得sample rate不夠的話,FPGA都會有PLL可以用
11/01 15:55, 3F

11/05 19:53, , 4F
這些板子上各有一顆50M的脈波產生器,做好同步就甭擔心
11/05 19:53, 4F
文章代碼(AID): #1KKy3Loh (Electronics)