[問題] SOC Encounter Routing後模擬

看板Electronics作者 (Meng)時間11年前 (2014/07/26 16:12), 編輯推噓2(206)
留言8則, 3人參與, 最新討論串1/1
各位前輩好, 最近在用 SOC Encounter做後段, clock 週期設 10ns, 做完 Routing後, 檢查report timing的 setup time & hold time都是正的且 > 0.1 ns, 但是將netlist及sdf輸出後用 NCVerilog 模擬卻出現 setup time violation, 看了波型發現 D 確實比 CK 慢, 想請問各位前輩這個問題應該如何修正, 是要在優化時設高一點的 slack 或是有其他方法可以解決這個問題呢?? 謝謝~~ -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 140.112.48.72 ※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1406362369.A.DA4.html

07/26 20:32, , 1F
熟悉的ip..我想是STA algorithm 與nc模擬有落差 很多解法
07/26 20:32, 1F

07/26 20:32, , 2F
.合超頻點,換icc、vcs 等等
07/26 20:32, 2F

07/27 13:05, , 3F
rc factor 調整一下,讓不同tool間的correction一致
07/27 13:05, 3F

07/27 13:07, , 4F
這樣的方法晶片area.power都會比較小,但需要一些時間去做
07/27 13:07, 4F

07/27 13:09, , 5F
若時間不夠的話且晶片area不在乎,就用超修timing方法最快
07/27 13:09, 5F

07/27 13:10, , 6F
另外,violation path不多也可以用path group的方式
07/27 13:10, 6F

07/27 13:10, , 7F
針對那幾條path去修就好!
07/27 13:10, 7F

07/27 14:05, , 8F
知道了 感謝兩位前輩的建議~~
07/27 14:05, 8F
文章代碼(AID): #1JqsC1sa (Electronics)