[問題] SOC Encounter Routing後模擬
各位前輩好,
最近在用 SOC Encounter做後段, clock 週期設 10ns,
做完 Routing後, 檢查report timing的 setup time & hold time都是正的且 > 0.1 ns,
但是將netlist及sdf輸出後用 NCVerilog 模擬卻出現 setup time violation,
看了波型發現 D 確實比 CK 慢,
想請問各位前輩這個問題應該如何修正, 是要在優化時設高一點的 slack 或是有其他方法可以解決這個問題呢??
謝謝~~
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 140.112.48.72
※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1406362369.A.DA4.html
推
07/26 20:32, , 1F
07/26 20:32, 1F
→
07/26 20:32, , 2F
07/26 20:32, 2F
推
07/27 13:05, , 3F
07/27 13:05, 3F
→
07/27 13:07, , 4F
07/27 13:07, 4F
→
07/27 13:09, , 5F
07/27 13:09, 5F
→
07/27 13:10, , 6F
07/27 13:10, 6F
→
07/27 13:10, , 7F
07/27 13:10, 7F
→
07/27 14:05, , 8F
07/27 14:05, 8F