[問題] interleaving SC DC-DC converter

看板Electronics作者 (學不會)時間11年前 (2014/06/08 18:58), 編輯推噓2(206)
留言8則, 3人參與, 最新討論串1/1
如題 其實主要想問interleaving這部分 看SC DC-DC 相關paper說multi-phase interleaving的方式 能夠讓我們的switch cap 最後升壓或是降壓的Vout ripple 能壓得很小 想請問它的原理到底是甚麼? 是有點加總 然後取平均的概念? 還是? 另外就是壓低Vout ripple 的方法就是在Cout加上電容 想請問這兩種方法他們主要差別為何 剛碰這部分領域 完全不熟阿QQ 希望有SC DC-DC 高手能指點一下QQ -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 59.105.106.254 ※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1402225106.A.3CF.html

06/08 19:08, , 1F
另外就是這部分跟PFM去regulate voltage是不是有
06/08 19:08, 1F

06/08 19:08, , 2F
功能重疊到這樣?
06/08 19:08, 2F

06/08 19:09, , 3F
還是說用PFM去穩壓 只是讓我們最後輸出的電壓是我們
06/08 19:09, 3F

06/08 19:09, , 4F
想要的Vref1/Vref2等等 而要讓他ripple小 還是要靠
06/08 19:09, 4F

06/08 19:10, , 5F
+Cload 或是interleaving方式?
06/08 19:10, 5F

06/09 12:41, , 6F
在output加電容就是一個low pass吧
06/09 12:41, 6F

06/09 13:01, , 7F
..就只是交錯式的時候輸出電流漣波會有相位差 乎相抵消
06/09 13:01, 7F

06/09 13:02, , 8F
使的輸出漣波電流變小 這時候輸出電容可以放少 結束
06/09 13:02, 8F
文章代碼(AID): #1Jb47IFF (Electronics)