[問題] Source follower設計

看板Electronics作者 (Steve)時間12年前 (2014/01/08 22:10), 編輯推噓3(303)
留言6則, 3人參與, 最新討論串1/1
小弟目前在製作R-2RDAC電路 目前擔心製作完電路後 量測時會與儀器產生嚴重的負載效應 想說再輸出端多加一組Source follower(下面接一個NMOS當電流鏡) 由於考慮最大功率轉移,要設計成1/gm=50歐姆 但從來沒有做過這種電路,目前對設計沒有什麼概念 希望大家可以給我一些設計上的參考,謝謝。 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 112.104.89.10

01/09 15:19, , 1F
這樣推出來SNDR會不會就掉了?
01/09 15:19, 1F

01/10 02:26, , 2F
buffer的power不要算就好啦 
01/10 02:26, 2F

01/10 02:26, , 3F
buffer的VDD另外給即可
01/10 02:26, 3F

01/10 02:26, , 4F
想辦法讓SNDR/SFDR不要掉就好
01/10 02:26, 4F

01/10 09:03, , 5F
那對於尺寸有什麼建議嗎?也擔心buffer也有負載效應
01/10 09:03, 5F

01/10 19:30, , 6F
sim就知道了
01/10 19:30, 6F
文章代碼(AID): #1IpLn02o (Electronics)