[問題] 基本wideband PLL 疑問

看板Electronics作者 (jeff鐵蛋)時間13年前 (2013/03/26 21:00), 編輯推噓0(000)
留言0則, 0人參與, 最新討論串1/1
版上先進好,小弟我近期需要在一些微機電結構上外加一個PLL PLL需要可以鎖1KHz~600Mhz區間的機械振頻,念了幾篇paper之後,認為使用 self-bias techniques很符合我的需求,但是有幾個疑惑 參考資料"Low-Jitter Process-Independent DLL and PLL Based on Self-Biased Techniques"IEEE Journal of solid-state circuit VOL.31 NO11 1996 參考資料如上,其中提到當 "迴路頻寬(Wn)/參考頻率(Wref)"為一定比值的時候 (推倒結果只與VCO等效電容及Filter的電容有關),稱為bandwidth tracking,而這 時候可以使鎖相迴路有較寬的輸入頻率範圍。 Q1:請問整個PLL的可操作頻寬=迴路頻寬(Wn)嗎? Q2:bandwidth tracking的定義還是不清楚,單從"Wn/Wref=電容比(與電阻無關)"這件事 要如何得知我可以操作的頻寬變大? -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 1.34.221.224
文章代碼(AID): #1HKPl-LN (Electronics)