[問題] 低功耗的F-F

看板Electronics作者 (安卓)時間11年前 (2013/03/10 15:53), 編輯推噓1(105)
留言6則, 2人參與, 最新討論串1/1
前輩們好, 我想要使用10個一連串的Flip-Flop串接,來產生非同步控制訊號, Flip-Flop我是採用TSPC的架構, 在.18的製程下,supply voltage是1.2v,power是0.22mW左右, 希望可以降到0.1mW以下, 請問有什麼其他推薦更低耗能的架構嗎? 謝謝前輩們 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.40.69.244

03/10 17:08, , 1F
這要tapeout嗎?speed range? TSPC操作在低電壓低速會fail
03/10 17:08, 1F

03/10 17:10, , 2F
常常要用別的電路去保證某點的充放電時間 看似簡單不見得
03/10 17:10, 2F

03/10 17:11, , 3F
真的很robust 這幾年蠻多人在用pulse-based DFF但不是省電
03/10 17:11, 3F

03/10 17:11, , 4F
可是setup & hold time很短電路也穩定 拍謝離題了XD
03/10 17:11, 4F
最後有要tapeout... 是想要來產生電路裡的pulse generator,大約一個pulse generator維持1.5ns 我去找看看pulse-based DFF!

03/10 17:35, , 5F
用TGFF,pulse-triggered要小心製程變異
03/10 17:35, 5F

03/10 17:42, , 6F
而且hold time通常來講都會變長
03/10 17:42, 6F
TSPC目前有測過5個corner,都可以正常操作~ 有再想用TGDFF,可是power不知道會不會降下來>< 謝謝前輩們!!! ※ 編輯: h94jo3cl4 來自: 122.121.128.170 (03/10 21:52)
文章代碼(AID): #1HF3lzTr (Electronics)