[請益] Xilinx V5板子上的SDRAM的相關教學

看板Electronics作者 (有推有上)時間11年前 (2013/02/05 17:51), 編輯推噓3(303)
留言6則, 2人參與, 最新討論串1/1
小弟我做了一個演算法,它需要大約100MByte的儲存空間, 所以它一定得接外部記憶體,也就是DDR2 SDRAM, 不過我對於這方面的整合很不熟悉。 目前只有用 Xilinx Memory Interface Generator生出了一個 控制器,但是看了幾天了還是看不太懂實際上要怎麼操作, 想問大家有沒有在網路上已經建好的範例可以參考, 或者是比較初階的控制教學,可以比較有效率地整合好。 畢竟我只需要儲存空間,傳輸頻寬不是我的重點, 只要是可以暫存我的資料並且驗證我的演算法就可以了。 PS:我的板子是ML507 手上還有另一塊KC705 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.113.202.134 ※ 編輯: killer9619 來自: 140.113.202.134 (02/05 17:51)

02/08 00:23, , 1F
記得生IP時可以生出example module來作讀寫RAM之測試
02/08 00:23, 1F

02/08 00:25, , 2F
個人是覺得看它讀寫的timing直接寫一筆再讀一筆出來就
02/08 00:25, 2F

02/08 00:29, , 3F
可以看功能了說(可用chipscope IP直接看比較快)
02/08 00:29, 3F

03/01 00:10, , 4F
從EDK生mpmc試試看,有不同的介面可選擇,照spec去寫對應的
03/01 00:10, 4F

03/01 00:10, , 5F
bus動作,NPI界面還算簡單
03/01 00:10, 5F

03/01 00:13, , 6F
7系列的MIG是AXI4接口,要直接用的話就去看AXI bus的spec
03/01 00:13, 6F
文章代碼(AID): #1H4DODFR (Electronics)