[問題] 差動對的MIRROR POLE/ZERO DOUBLET
PS.右上PMOS的GATE接到左上PMOS的GATE(這樣上面就是主動負載) 我漏畫了
--------------------VDD
| |
| |
∥← →∥
-∥ ∥ M2
| ∥- -∥
| | |
●--● |--VO
| |
∥- -∥
VIN+--∥ M1 ∥--VIN-
∥→ ←∥
| |
| |
|---●---|
|
|
|
(I)
以上的這種簡單差動對
左上角的位置有POLE ZERO DOUBLET
因為我在那放50000P的電容 而OUTPUT沒放
我期待在低頻看到經過這邊的訊號衰減到沒有 剩下右邊的
也就是頻響裡先從DC開始 衰減到一個值後定住 然後在某個高頻時又開始第二次明顯衰減
定住是因為該處DOUBLET的ZERO發揮功用
但是.PZ看到的POLE ZERO DOUBLET差不多兩倍(1.6倍吧) 也就是SENDRA課本裡導的公式
http://tinyurl.com/bluhmr3 這個是頻響圖
也差不多如.PZ和SENDRA結果 衰減到第一次平坦的地方 gain平=gain_dc/100
但是理想上 走左上的signal會衰減到0 然後在此頻率處遇到zero(此時輸出訊號剩一半)
也就是此時的gain會比dc gain還小6db 然後對照20db/dec = 6db/octave
這樣zero應該在pole的八倍頻處吧?
還是我哪裡想錯了?
http://tinyurl.com/d5v82x8
這篇II theory的第一段也有講到bypassing one side of an active load at high
frequencies leads to the introduction of a pole-zero pair with an octave
separation.
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 114.32.239.249
※ 編輯: hadbeen 來自: 114.32.239.249 (12/25 01:51)
※ 編輯: hadbeen 來自: 140.114.29.240 (12/25 16:08)