[問題] loading effect對output impedance的要求

看板Electronics作者 (uuuu)時間11年前 (2012/10/10 22:23), 編輯推噓3(302)
留言5則, 5人參與, 最新討論串1/1
一般而言 電晶體放大器通常要求output impedance要越小越好 以免產生loading effect 但是小弟有個疑惑 那就是戴維尼等效電路跟諾頓等效電路是可以互換的 但是轉換成諾頓 以後則是需要output impedance越大越好 如果我把電晶體放大器當作是電流放大而非電壓 放大 那麼對output impedance的要求不就會跟當作電壓放大器時矛盾? -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 114.27.252.113 ※ 編輯: erthe 來自: 114.27.252.113 (10/10 22:24) ※ 編輯: erthe 來自: 114.27.252.113 (10/10 22:24)

10/10 22:35, , 1F
換句話說 就是為什麼電晶體(除current source外) 都當作電壓放大
10/10 22:35, 1F
※ 編輯: erthe 來自: 114.27.252.113 (10/10 22:35)

10/10 22:56, , 2F
下一級的輸入如果是MOS的gate 那該級的輸出阻抗有差嗎?
10/10 22:56, 2F

10/11 00:40, , 3F
你要考慮下一級是接什麼 信號的輸出性質怎樣不會distortion
10/11 00:40, 3F

10/11 01:28, , 4F
純粹是看下一級是要電壓還是要電流
10/11 01:28, 4F

10/11 12:21, , 5F
你拿cascade和cascode來比較就知道了
10/11 12:21, 5F
文章代碼(AID): #1GTOJmez (Electronics)