[問題] 全差動放大器的觀念

看板Electronics作者 (神采飛揚)時間13年前 (2012/06/29 00:17), 編輯推噓2(201)
留言3則, 2人參與, 最新討論串1/1
小弟我目前正在做 two stage fully differential op (架構是第一級為 folded-cascode 第二級是一 PMOS 串一 NMOS 的 commom source ) 的時候突然有幾個想法: 1. 如果我的 input 的 common mode voltage 趨近 GND 的話,那麼我在 input stage 使用 PMOS ,然後把 input 偏壓做在 GND ,那是否就可以解決輸入共模訊號太低以 至於 OP fail 的問題了? 而且這樣第二級的輸入就變成是 NMOS ,轉導更大,反而可以把第二個 pole 推遠一點 達到更好的 frequency response ? 2. fully differential OP 的特性概念: 我知道 single-ended OP ,只要 Gain 夠大,接成負回授時,可以有 virtual 的特性。 想請問的是 fully differential op 接成負回授時的虛短路特性: ________Rf________________ | | | | | =============== | | | | | vi+ ---Rs------|in+ out-|--------- | OP | vi- ___Rs______|in- out+|_________ | | | | | =============== | | | |________Rf______________| 像這樣簡單的雙輸出放大結構,按照 single-ended op 的特性來想,只要 OP 的 Gain 夠大,那麼 in+ 和 in- 之間會有虛短路。 若 vi+ = 0.9 + 0.01sinwt , vi- = 0.9 - 0.01sinwt , VDD = 1.8 out+ 和 out- 的 commom mode 設計在 0.9 處, 想請問的是 in+ 和 in- 這兩點的直流位準是多少? 謝謝了! 是 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.117.177.101

06/29 01:38, , 1F
1.事情沒有想像中那麼簡單 2. 0.9V
06/29 01:38, 1F

06/29 13:20, , 2F
1.是可行的只是op一定是用在feedback
06/29 13:20, 2F

06/29 13:21, , 3F
所以output和input不特別設計會讓最後級進linear reg
06/29 13:21, 3F
文章代碼(AID): #1Fx8Eel2 (Electronics)