[問題] 鋪完銅後做DRC出現Width Constraint

看板Electronics作者 (阿多多)時間13年前 (2012/05/13 23:52), 編輯推噓1(108)
留言9則, 3人參與, 最新討論串1/1
大家好 我是用Altium designer10 做PCB layout 我GND線寬設置(Min=0.508mm) (Max=1.524mm) (Preferred=1.016mm) 鋪銅設置如圖 http://ppt.cc/JeID 線寬和GND一樣為1.016mm 鋪在GND層 但是做完DRC卻出現 Width Constraint (Min=0.508mm) (Max=1.524mm) (Preferred=1.016mm) ((InNet('+5') OR InNet('-5') OR InNet('GND'))) 我明明線寬在GND線一樣寬阿 請問那我要設置呢? 謝謝大家回答 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 122.116.1.161

05/15 01:23, , 1F
看不懂那個錯誤...沒遇過,是否可說得明白些?
05/15 01:23, 1F

05/15 11:15, , 2F
鋪地有另外的設定 Plane→Polygon Connect Style
05/15 11:15, 2F

05/15 12:51, , 3F
我後來照這一篇的做法就不會出錯了
05/15 12:51, 3F

05/15 12:52, , 5F
大致上好像就跟2樓一樣更改Polygon Connect Style
05/15 12:52, 5F

05/15 12:53, , 6F
鋪銅時把VIa或pad都包起來
05/15 12:53, 6F

05/15 15:06, , 7F
包起來就沒有線了阿XD
05/15 15:06, 7F

05/15 15:06, , 8F
不過如果哪天需要解銲會想哭....(遠望
05/15 15:06, 8F

05/15 18:56, , 9F
包起來就沒有線了是什麼意思呢?
05/15 18:56, 9F
文章代碼(AID): #1FhzZPz2 (Electronics)