[問題] 關於fractional-N PLL問題

看板Electronics作者 (gg)時間14年前 (2011/09/11 22:59), 編輯推噓0(004)
留言4則, 2人參與, 最新討論串1/1
大家好,小弟目前在研究分數型PLL,有些疑問: 1.假如使用三階delta-sigma modulator(MASH 1-1-1)輸出應該會有-3~4等8種狀況, 又假如小弟設計的除數N=24,N+1=25,N-1=23...以此類推,又當我除數N=24時設計的 DSM輸出為1000,是不是只要將DSM輸出1000接上我的多模數除頻器(假如用2/3串4級), 那這樣自然灌入DSM小數時,多模數除頻器就會慢慢收斂在N/N+1之間(假入我輸入0.2 ,多模除頻器就會慢慢收斂在24.2),意思是說,其他除數,例如N+2,N+3..N-1,N-2... 算是來打亂週期的,應該就是"來亂的"...可以這樣說嗎? 2.DSM內的noise cancellation circuit有1/z,應該是將資料delay一段時間,但我不知道 為什麼劉老師的書上面我解讀的感覺是用來做補數? 以上問題希望各位高手能幫幫忙...非常感恩!!! -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 218.173.164.156

09/13 01:41, , 1F
1.沒錯 2.我仔細看了一下 O2^(-1)表示O2的delay 書上雖寫是
09/13 01:41, 1F

09/13 01:42, , 2F
補數 但是它的A的結果來看並不是如此 基本上不用太深究 知
09/13 01:42, 2F

09/13 01:43, , 3F
到他是跟delay訊號相減 再去追書上的邏輯閘就可以了
09/13 01:43, 3F

09/13 07:13, , 4F
謝謝學長Q_Q
09/13 07:13, 4F
文章代碼(AID): #1ERCpR-Y (Electronics)