[問題] 濾低頻10hz 電路設計

看板Electronics作者 (The Sidewinder)時間15年前 (2010/09/19 23:07), 編輯推噓10(10012)
留言22則, 5人參與, 7年前最新討論串1/1
請教各位前輩 因為才疏學淺剛進入此行尚且陌生 主管出了一道電路問題予我 許久未唸電路學 想請教各位如何設計出一個電路(只可用被動元件)可以大致濾掉低頻10hz雜訊電路  ○ sys_pwr | | | | | ====(電容 4.7uF)  | | | ——— —— — 另外 如要得知相關知識 應該從何著手比較好? -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 123.192.6.11

09/19 23:31, , 1F
串聯一個電阻在電容前面,取中間為輸出
09/19 23:31, 1F

09/19 23:33, , 2F
令 1/2piRC = 10 Hz  大概用3.4k的電阻即可,可取3.3or3.6
09/19 23:33, 2F

09/19 23:33, , 3F
要獲得相關知識,請唸電路學。
09/19 23:33, 3F

09/20 11:23, , 4F
用RC filter的話會損失掉不少DC偏壓...如果你後面接的是
09/20 11:23, 4F

09/20 11:23, , 5F
一些IC、MOS等等主動要吃電流的東西,恐怕那些東西一啟
09/20 11:23, 5F

09/20 11:23, , 6F
動系統就當機了。
09/20 11:23, 6F

09/20 12:05, , 7F
剛剛測試結果 是濾掉了10hz的頻率 可是問題是
09/20 12:05, 7F

09/20 12:06, , 8F
公式是這個嗎? 我怎麼求都算錯的感覺..\
09/20 12:06, 8F

09/20 15:45, , 9F
喔我搞錯了!! 應該是在電容後面接電阻 @@
09/20 15:45, 9F

09/20 15:45, , 10F
不好意思造成麻煩~~~
09/20 15:45, 10F

09/20 15:46, , 11F
四樓考慮的是對的,這個電路沒有好好偏壓
09/20 15:46, 11F

09/20 15:46, , 12F
實際的做法我最近碰到是在電阻接地那裏變成主動偏壓
09/20 15:46, 12F

09/21 09:19, , 13F
不好意思,呵呵@@"
09/21 09:19, 13F

09/21 09:19, , 14F
因為我看到原po的電源標示寫的是系統的電源,所以才有此
09/21 09:19, 14F

09/21 09:20, , 15F
聯想。事實上,繞在直流上的低頻弦波是最難濾掉的,一定
09/21 09:20, 15F

09/21 09:21, , 16F
要從電源產生端(例如DCDC Converter),或甚至從layout上
09/21 09:21, 16F

09/21 09:21, , 17F
檢討才有機會解決掉
09/21 09:21, 17F

09/21 14:53, , 18F
寫這樣你不不會算錯了~ 1/(2piRC)=Freq-6dB
09/21 14:53, 18F

08/13 19:03, , 19F
令 1/2piRC = https://noxiv.com
08/13 19:03, 19F

09/17 22:58, , 20F
剛剛測試結果 是濾掉了 https://daxiv.com
09/17 22:58, 20F

11/11 15:57, , 21F
一些IC、MOS等等主 https://noxiv.com
11/11 15:57, 21F

01/04 22:13, 7年前 , 22F
聯想。事實上,繞在直流 https://noxiv.com
01/04 22:13, 22F
文章代碼(AID): #1CbYTD5x (Electronics)