[問題] 關於compensation的問題
如題 作業要設計一個multi stage fully differential的op
spec要求的gain要在85dB以上 GBW>1MHz
需要推一個80pF和5k歐姆的load
PM>45度 THD @1Vpp 100kHz sin <-60dB
VDD<1.8V 越小越好
使用的是CIC .18的tech
我設計了3個stage VDD在1.4V的op gm分別是 負 正 負
且gm1<gm2<gm3 gm3大約是gm2的四倍 gm2是gm1的兩倍
CMFB的參考電位在VDD/2=0.7V
input bias也在0.7V
所以選擇在3rd stage compensation一次
然後2nd-3rd stage之間在compensation一次
但是問題來了 不管怎麼調miller的電容
在compensation過後 gain的bode plot在unity gain附近都會跑出一個peak
這是因為什麼原因呢?
用.pz的結果 在inband裡面各有一組complex的RHP pole和RHP zero
這個是因為電路有哪邊設計不良而跑出來的嗎?
我有在2nd-3rd stage之間有加了gm=gm2 的feedforward path
也在3rd stage的compensation加了一個 CG buffer
可是為什麼還是有RHP的pole和zero出現在inband呢?
另外有關THD的部分 是在1st stage的Vod要盡量越大越好嗎
還是有其他的因素會影響大小呢?
問題有點多~"~ 拜託各位大大的幫忙了 謝謝~:)
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 114.37.168.245
※ 編輯: vapaa 來自: 114.37.168.245 (06/21 11:54)
推
06/21 12:32, , 1F
06/21 12:32, 1F
→
06/21 12:48, , 2F
06/21 12:48, 2F
推
06/21 13:10, , 3F
06/21 13:10, 3F
→
06/21 13:11, , 4F
06/21 13:11, 4F
→
06/21 13:26, , 5F
06/21 13:26, 5F
→
06/21 13:27, , 6F
06/21 13:27, 6F
推
06/21 13:53, , 7F
06/21 13:53, 7F
→
06/21 14:03, , 8F
06/21 14:03, 8F
→
06/21 14:06, , 9F
06/21 14:06, 9F
→
06/21 14:08, , 10F
06/21 14:08, 10F
→
06/21 14:10, , 11F
06/21 14:10, 11F
→
06/21 14:11, , 12F
06/21 14:11, 12F
推
06/21 15:19, , 13F
06/21 15:19, 13F
→
06/21 16:40, , 14F
06/21 16:40, 14F
→
06/21 16:41, , 15F
06/21 16:41, 15F
※ 編輯: vapaa 來自: 114.37.168.245 (06/21 16:44)
推
06/21 17:55, , 16F
06/21 17:55, 16F
→
06/21 18:22, , 17F
06/21 18:22, 17F
→
06/21 18:23, , 18F
06/21 18:23, 18F
→
06/21 18:25, , 19F
06/21 18:25, 19F
→
06/21 18:26, , 20F
06/21 18:26, 20F
→
06/21 18:27, , 21F
06/21 18:27, 21F
→
06/21 18:55, , 22F
06/21 18:55, 22F
→
06/23 00:54, , 23F
06/23 00:54, 23F
→
06/23 13:34, , 24F
06/23 13:34, 24F
→
06/23 19:50, , 25F
06/23 19:50, 25F
→
06/23 19:52, , 26F
06/23 19:52, 26F
→
06/23 19:53, , 27F
06/23 19:53, 27F
→
08/13 19:00, , 28F
08/13 19:00, 28F
→
09/17 22:55, , 29F
09/17 22:55, 29F
→
11/11 15:51, , 30F
11/11 15:51, 30F
→
01/04 22:10,
7年前
, 31F
01/04 22:10, 31F