[問題] 如何降低由於振盪器所造成的電流雜訊?

看板Electronics作者 (阿熊)時間16年前 (2010/02/24 21:05), 編輯推噓0(002)
留言2則, 2人參與, 最新討論串1/1
問題是這樣子的... 我的電路裡面有Oscillator, oscillation freq.=8KHz 我跑 spice 模擬時,觀察 VDD 的電流   發現每當 oscillator 有位準轉換時,會有 spike current 出現在 VDD 我的架構是5級的 ring oscillator. 請問有辦法消掉或降低出現在 VDD 的 spike current 嗎? 另外,若要量總電路的電流消耗 是不是要跑 .tran 算 average current ? (例:tran. time=10ms ~ 40ms, 算 VDD 看進去的 average current) 因為我用 .op 會有電路不收斂的問題.... -- ╭───── ╱╲ ▁▁ ╱╲ ───────────────────╮ |: │ ◢◣ │ __ __ :| | : ╱ ╱ | : _ | |: ◣ ◢◣ ◢ : | : |  ̄ _ : :| ""  ̄ ̄ ╰────── ( ▆▆ ) ────────────────────╯ -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 220.133.134.67

02/24 23:03, , 1F
過濾電流可以用電感 過濾電壓可以用電容
02/24 23:03, 1F

02/25 10:53, , 2F
反正都是模擬而已,多加上個Vosc與Vdd分開如何? :)
02/25 10:53, 2F
文章代碼(AID): #1BXIGU6c (Electronics)