[問題] 模擬一個數位振盪器...但振不出來???

看板Electronics作者 (千里之外)時間15年前 (2008/10/22 20:42), 編輯推噓1(100)
留言1則, 1人參與, 最新討論串1/1
最近想做一個ADPLL(全數位的PLL) 裡頭的DCO(數位控制振盪器)... 想用HSPICE跑以下圖這個試試... http://www.wretch.cc/album/show.php?i=iloveher210&b=6&f=1373679653&p=10 但不知哪邊接錯了...輸出波形振不出來.. 以下是paper的敘述: 上面是粗調...下面的FINE-TUNE 是微調電路... 在不考慮FINE-TUNE的情況下...想先試一下這個振盪器的解析度... 各位大大...請問一下折掉微調後...剩下的電路該怎麼寫(HSPICE)?? 上面是用tristate buffer來完成一個64-to-1的選擇路徑架構 而為了避免 a large loading capacitance 出現在path選擇的輸出上... 所以將path selector 輸出分為兩級... 第一級: 將每16條組調delay選在一個block 輸出.... 第二級: 再選擇 final output 我的情況: 已接完第一級(先用8to1)去測試....但輸出不會振盪??? http://www.wretch.cc/album/show.php?i=iloveher210&b=6&f=1373679654&p=11 輸出狀況: http://www.wretch.cc/album/show.php?i=iloveher210&b=6&f=1373679655&p=12 第一個波形: 每一個enable的輸入,將8個tristate inv的en輸入都為1 第二個波形: output...沒有發現振盪??? 是有接錯嗎??? 參考paper.. http://ieeexplore.ieee.org/stamp/stamp.jsp?arnumber=01175517 請大家多多指教 非常感謝.. _ -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 163.25.98.107

10/23 05:38, , 1F
請你擺SPICE檔或是更清楚的資料 這樣不好分析
10/23 05:38, 1F
文章代碼(AID): #18_n_CIo (Electronics)