[問題] 電路頻率響應設計的問題?

看板Electronics作者 (Oliver)時間18年前 (2007/06/02 15:04), 編輯推噓1(100)
留言1則, 1人參與, 最新討論串1/1
通常..會考慮輸出節點的Rth*Cth Cth 通常包含 CL 和 MOS 的寄生電容 例如:Cdb+Cgd 如果為了需要一個很高的gm W都會很大 也會導致寄生電容過大 所以只考慮 CL 會跟自己算的頻率響應差很多 不知道..有沒有辦法 可以預估大概的寄生電容 我有看HSPICE的menu 不過他有些公式的參數 是LEVEL比較低的參數 如果找.35的model 是找不到這些參數的 所以想請問 有設計電路經驗的人 如果再考慮頻率響應的時候 是怎麼考量 是只考慮CL 頻率不夠在來加大gm 還是跑模擬 下.OP 以後得到寄生的電容 再來算gm 要多大 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.127.112.182

06/03 14:04, , 1F
Hspice的 LX12~LX23 可以模擬MOS的端點電容 (Meyer model)
06/03 14:04, 1F
文章代碼(AID): #16OHPe1R (Electronics)