[問題] cirmiter的用法?

看板EE_DSnP作者 (姥姥)時間11年前 (2013/01/15 01:51), 編輯推噓4(408)
留言12則, 3人參與, 最新討論串1/1
我的用法是這樣:(generated.aag是一個亂數產生的電路) cirr generated.aag cirsw ciropt cirsw cirstr cirsw cirw -o generated1.aag cirmiter generated1.aag generated.aag cirw -o generated2.aag q -f 不過我試了三次,都是cirsw+ciropt+cirsw+cirstr+cirsw就把所有的AIG都清掉了,我只 好不opt+str,直接sim+fraig 這樣寫有錯嗎?還是miter兩個電路來源要不一樣? -- 蒼松峭壁立 白雲絕巖生 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.112.4.195

01/15 02:02, , 1F
"都是cirsw+ciropt+cirsw+cirstr+cirsw就把所有的AIG都清掉
01/15 02:02, 1F

01/15 02:03, , 2F
所以跟 cirmiter 的關係是?
01/15 02:03, 2F

01/15 02:14, , 3F
沒有AIG就不用測sim+fraig了,可是一般會先做完trivial
01/15 02:14, 3F

01/15 02:15, , 4F
optimization再fraig吧?
01/15 02:15, 4F

01/15 02:16, , 5F
應該說我生不出trivial optimization後還有AIG,而fraig
01/15 02:16, 5F

01/15 02:17, , 6F
完所有AIG都被清掉的電路
01/15 02:17, 6F

01/15 02:44, , 7F
maybe what you want is sim14.aag?
01/15 02:44, 7F

01/15 02:45, , 8F
and sim12.aag?
01/15 02:45, 8F

01/15 03:04, , 9F
你可以用 sim**.aag 去 optimize (sweep+opt+sim+fraig)*2
01/15 03:04, 9F

01/15 03:05, , 10F
存成 sim**_opt.aag 之後再把兩者用 cirmiter 接起來
01/15 03:05, 10F

01/15 03:06, , 11F
然後你應該就可以產生一個 outputs = 0s 的電路了
01/15 03:06, 11F

01/15 03:06, , 12F
你是在問這個嗎?
01/15 03:06, 12F
文章代碼(AID): #1Gz4Mk0O (EE_DSnP)